文章 ID: 000074892 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

当采集缓冲Stratix® II M-RAM 模块中时,SignalTap® II 逻辑分析器为何显示不正确的数据?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    Stratix 根据 Stratix II FPGA家族勘误表中所述,在 M-RAM 模块中实施采集缓冲区时,SignalTap II 逻辑分析器可能会显示Stratix II 设备的损坏数据。该模块包含 Quartus II 软件版本 4.1、4.2 和 4.2SP1。

     

    这个问题从版本 5.0 开始在 Quartus II 软件中得到了修复,因为采集缓冲区未在 M-RAM 模块中实施。

    在 Quartus® II 软件版本 4.1、4.2 和 4.2 SP1 中,您可以将 RAM 类型 更改为 SignalTap 文件(.stp)中的 M4K 或 M512 模块,以在 M-RAM 模块之外实施采集缓冲区。

    或者,您还可以为 Quartus® II 软件版本 4.2 SP1 安装补丁。联系 Altera® 应用程序 以获取补丁 1.13。Quartus® II 软件版本 4.2 也提供 Patch 0.13,但Altera建议升级到 SP1,然后再获取补丁 1.13。

    相关产品

    本文适用于 1 产品

    Stratix® II FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。