优势
提高生产力、增加集成度并缩短上市时间。
为 20 纳米设备实现了超短的编译时间,同时为低成本 FPGA 提供先进的设计环境。
支持部分重新配置以及单粒子翻转 (SEU)(用于纠错和检测)等高级功能。
较短的编译时间有助于实现更快的设计迭代和更快的时序收敛。
面向 OpenCL™ 的英特尔® FPGA SDK 1— 基于 C 语言的设计输入,提供易于在 FPGA 上实施的设计环境。
Platform Designer(前身为 Qsys)— 系统级设计环境。
面向英特尔® FPGA 的 DSP Builder — MATLAB*/Simulink* 环境内基于模型的 DSP 环境。
产品和性能信息
1
OpenCL 和 OpenCL 标志是 Apple Inc. 经 Khronos 许可使用的商标。