仅对英特尔可见 — GUID: fum1569361337831
Ixiasoft
5.1. 通过JTAG配置FPGA和访问HPS Debug Access Port
- JTAG访问不依赖于SW1设置和系统映像。
- 将USB电缆插入到CN1或者将 Intel® FPGA Download Cable插入到J19。
- 打开英特尔 Quartus Prime Programmer,系统控制台到配置英特尔Agilex 7 FPGA SDM,系统英特尔MAX 10和PCIe JTAG节点。
- 打开 Arm* Development Studio 5* (DS-5*) 英特尔 SoC FPGA Edition,通过同一JTAG接口与HPS Debug Access Port (DAP)进行连接并通信。
注: 默认情况下,HPS和FPGA SDM JTAG节点在内部链接在一起。SW3.1同时旁路或使能这两个节点。OOBE的Mictor 38针接头不能访问HPS DAP功能。
如果在英特尔Agilex 7器件上使能了认证(attestation)和/或Black Key Provisioning (BKP),那么您必须使用已更新的SDM固件和TCK指南(JTAG时钟)。
- 您必须更新到随英特尔 Quartus Prime Pro Edition 21.3及更高版本一起提供的SDM固件。
- 对于TCK管脚,您必须使TCK管脚处于未连接状态,或者使用一个10-kΩ上拉电阻将TCK管脚连接到VCCIO_SDM电源。
注: 在 英特尔Agilex 7器件系列管脚连接指南中,包含了将TCK连接到一个1-kΩ下拉电阻来抑制噪声的现有指南。本指南中10-kΩ上拉电阻的变更预计不会影响器件的功能性。关于连接TCK管脚的更多信息,请参考 英特尔Agilex 7器件系列管脚连接指南。