英特尔Agilex® 7电源管理用户指南

ID 683373
日期 12/04/2023
Public
文档目录

3.2.1. 电源排序期间GPIO,HPS和SDM Bank中的I/O管脚的指南

英特尔Agilex 7器件不支持热插拔,需要一个特定的电源顺序。通过设计您的电源解决方案,正确控制整个电源顺序。

请遵循以下准则以防止GPIO,HPS和SDM bank中的I/O管脚上产生不必要的电流消耗。这些准则应用于未上电,上电至POR,POR 延迟,POR延迟到配置,配置,初始化,用户模式和断电器件状态。

  • 这些bank中的I/O管脚可以处于以下其中一个状态:
    • GPIO bank—三态,驱动至地或驱动至VCCIO_PIO电平。
    • HPS bank—三态,驱动至地或者驱动至VCCIO_HPS电平。
    • SDM bank—三态,驱动至地或者驱动至VCCIO_SDM电平。
  • 英特尔Agilex 7器件上电或断电期间:
    • 一个I/O管脚的输入信号在任意时刻都不得超过此I/O管脚所在bank的I/O缓冲器电源轨。
    • 如果您使用1.5 V VCCIO_PIO的GPIO bank中的一个管脚(对英特尔Agilex 7 F系列和I系列而言),或者使用1.3 V VCCIO_PIO的GPIO bank中的一个管脚(对英特尔Agilex 7 M系列而言),那么此管脚电压不得超过VCCIO_PIO轨或者1.2 V,以较低者为准。
  • 英特尔Agilex 7器件上电,断电或者未开启时,GPIO,SDM和HPS管脚能够承受每个管脚最大10 mA和每个I/O bank总共100 mA
  • 英特尔Agilex 7器件完全上电后,GPIO,SDM和HPS管脚的电压电平一定不要超过DC输入电压(VI)值。
表 5.   英特尔Agilex 7 F系列和I系列的指南示例
条件 指南
VCCIO_SDM管脚斜升并且在周期X处,VCCIO_SDM电压是0.9 V 在周期X处,由连接到SDM I/O管脚的器件驱动的信号要保持在0.9 V电压或更低的电压。
VCCIO_PIO管脚斜升并且在周期X处,VCCIO_PIO电压是1.1 V 在周期X处,由连接到GPIO I/O管脚的器件驱动的信号要保持在1.1 V电压或更低的电压。
1.5 V VCCIO_PIO管脚斜升,电压继续上升超过1.2 V电平。 保持GPIO I/O管脚电压在1.2 V或更低,直到英特尔Agilex 7器件完全上电。
表 6.   英特尔Agilex 7 M系列的指南示例
条件 指南
VCCIO_SDM管脚斜升并且在周期X处,VCCIO_SDM电压是1.8 V 在周期X处,由连接到SDM I/O管脚的器件驱动的信号要保持在1.8 V电压或更低的电压。
VCCIO_PIO管脚斜升并且在周期X处,VCCIO_PIO电压是1.1 V 在周期X处,由连接到GPIO I/O管脚的器件驱动的信号要保持在1.1 V电压或更低的电压。
1.3 V VCCIO_PIO管脚斜升,电压继续上升超过1.2 V电平。 保持GPIO I/O管脚电压在1.2 V或更低,直到F-Series and I-Series器件完全上电。