Intel® MAX® 10 FPGA器件系列管脚连接指南

ID 683232
日期 6/30/2020
Public

示例2— Intel® MAX® 10 (双电源) FPGA

注: Intel® 建议您创建一个 Intel® Quartus® Prime设计,输入器件I/O约束并编译设计。 Intel® Quartus® Prime软件将会根据I/O约束和布局规则检查管脚连接。这些规则因不同器件而异,这取决于器件密度、封装、I/O约束、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 11.   Intel® MAX® 10 (双电源) FPGA的电源共享指南 – 使用ADC功能,VCCIO[2..8]管脚以2.5V进行上电要求3个电源稳压器的示例
电源管脚名称 稳压器数量 电压电平(V) 电源容差 电源 稳压器共享 注释
VCC 1 1.2 ± 50mV Switcher (*) Share 您可以选择使用适当的隔离滤波器与VCC共享VCCINT和VCCD_PLL。
VCCINT Isolate
VCCD_PLL Isolate
VCCA 2 2.5 ± 5% Switcher (*) Share 您可以选择使用适当的隔离滤波器与VCCA共享VCCA_ADC。
VCCA_ADC Isolate
VCCIO1B 3 2.5 ± 5% Switcher (*) Share 当这些管脚以2.5V上电时,您可以选择共享VCCIO1B和VCCIO[2..8]。
VCCIO[2..8]
VCCIO1A Isolate 您可以选择使用适当的隔离滤波器与VCCIO1B和VCCIO [2..8]共享VCCIO1A。

(*)当使用一个切换器来提供这些电压时,此切换器必须是一个低噪声切换器,如 Intel® MAX® 10 FPGA管脚连接指南的注释中的注释9所定义。

注释:

  1. 使用EPE (Early Power Estimation)工具来帮助确定特定设计所需的功耗。
  2. 每个电路板设计都需要自身的功耗分析,来确定满足特定电路板设计要求所需的电源稳压器。图2提供了使用 Intel® MAX® 10 FPGA器件的实例结构图。
  3. 建议的Enpirion电源解决方案可保证 Intel® MAX® 10性能。关于对 Intel® MAX® 10器件所建议Enpirion解决方案的列表,请参考Early Power Estimators (EPE) and Power Analyzer页面。建议的Enpirion解决方案包含在汇总报告中。关于Enpirion电源解决方案的详细信息,请参考Enpirion Power页面。
  4. 对于采用200MHz的LPDDR2接口,您需要将存储器件I/O和核心电源限制为± 3%变化。
  5. 请参考 Intel® MAX® 10 FPGA配置用户指南来了解最大斜坡速率要求。
图 2.  Intel® MAX® 10 (双电源) FPGA的示例电源共享指南 – 使用ADC功能,VCCIO[2..8]管脚以2.5V进行上电